ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

เทคนิคการออกแบบวงจรรวมอะซิงโครนัสสำหรับหน่วยประมวลผล

หน่วยงาน สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ

รายละเอียด

ชื่อเรื่อง : เทคนิคการออกแบบวงจรรวมอะซิงโครนัสสำหรับหน่วยประมวลผล
นักวิจัย : เกริกชัย ทองหนู , Krerkchai Thongnoo
คำค้น : Asynchronous VLSI Design , การออกแบบวงจรรวม , ศูนย์เทคโนโลยีอิเล็กทรอนิกส์และคอมพิวเตอร์แห่งชาติ , หน่วยประมวลผล , อะซิงโครนัส
หน่วยงาน : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ
ผู้ร่วมงาน : -
ปีพิมพ์ : 2539
อ้างอิง : http://www.nstda.or.th/thairesearch/node/19930
ที่มา : -
ความเชี่ยวชาญ : -
ความสัมพันธ์ : -
ขอบเขตของเนื้อหา : -
บทคัดย่อ/คำอธิบาย :

ในปัจจุบันความก้าวหน้าทางเทคโนโลยีอุปกรณ์สารกึ่งตัวนำได้รุดหน้าไปมาก อุปกรณ์พื้นฐานสมัยใหม่สามารถสวิทช์ได้ต่ำกว่าระดับนาโนวินาที อย่างไรก็ตาม ระบบอิเล็กทรอนิกส์ดิจิตอลที่มีใช้อยู่ในปัจจุบันที่อาศัยหลักการทำงานแบบซิงโครนัสไม่สามารถใช้ประโยชน์จากความก้าวหน้าทางเทคโนโลยีของสารกึ่งตัวนำได้อย่างเต็มที่เนื่องจากประสบปัญหาเรื่องการกระจายสัญญาณนาฬิกากลาง ปัญหาการออกแบบที่ต้องอ้างอิงถึงส่วนที่ทำงานช้าที่สุดในขบวนการประมวลผลทั้งหมดและปัญหาการใช้พลังงานในสภาวะที่วงจรไม่ได้ทำการประมวลผล ทางออกอันหนึ่งสำหรับการขจัดเหล่านี้คือการออกแบบโดยใช้เทคนิคแบบอะซิงโครนัส ในวงจรอะซิงโครนัสนั้น แต่ละส่วนย่อยของวงจรทำงานโดยไม่ต้องอาศัยนาฬิกาหรือวงจรบางรูปแบบจะไม่ใช้สัญญาณนาฬิกาเลย การบอกสภาวะความพร้อมของข้อมูลทำได้โดยการสายสัญญาณแฮนด์เชคและรูแปบบการเข้ารหัสเข้าช่วย โดยทั่วไป วงจรแบบอะซิงโครนัสจะยุ่งยากและใช้เนื้อที่มากกว่าวงจรแบบซิงโครนัส งานวิจัยนี้เป็นการศึกษาและออกแบบวงจรรวมแบบอะซิงโครนัสสำหรับวงจรพื้นฐานแบบต่างๆ เพื่อเป็นแนวทางสำหรับการออกแบบระบบอะซิงโครนัสในอนาคต

The advance in semiconductor technology makes the production of sub-nanosecond devices possible. However, most digital system which employs a synchronous style cannot make full use of this advancement. Synchronous circuits suffer from a clock distribution problem, a worst-case delay design constrain, and high power consumption during idle state. These limitations can be overcome by asynchronous circuits. In asychronous circuits, each subcircuit does not rely on a central clock as their sychronous counterparts, in some cases the circuits can operate without clock. Instead of using clock edges to indicate data validity, the circuits employ handshake signals and some coding mechanisms. Generally, asynchronous circuits are more complicate and need larger silicon areas than synchronous circuits. In this research work, variuos asynchronous design style will be studied, designed, and tested. The asynchronous design library will be used in further research works.

บรรณานุกรม :
เกริกชัย ทองหนู , Krerkchai Thongnoo . (2539). เทคนิคการออกแบบวงจรรวมอะซิงโครนัสสำหรับหน่วยประมวลผล.
    ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ.
เกริกชัย ทองหนู , Krerkchai Thongnoo . 2539. "เทคนิคการออกแบบวงจรรวมอะซิงโครนัสสำหรับหน่วยประมวลผล".
    ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ.
เกริกชัย ทองหนู , Krerkchai Thongnoo . "เทคนิคการออกแบบวงจรรวมอะซิงโครนัสสำหรับหน่วยประมวลผล."
    ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ, 2539. Print.
เกริกชัย ทองหนู , Krerkchai Thongnoo . เทคนิคการออกแบบวงจรรวมอะซิงโครนัสสำหรับหน่วยประมวลผล. ปทุมธานี : สำนักงานพัฒนาวิทยาศาสตร์และเทคโนโลยีแห่งชาติ; 2539.