ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

An 8-bit 200-MSample/s pipelined ADC with mixed-mode front-end S/H circuit

หน่วยงาน Nanyang Technological University, Singapore

รายละเอียด

ชื่อเรื่อง : An 8-bit 200-MSample/s pipelined ADC with mixed-mode front-end S/H circuit
นักวิจัย : Jiang, Shan , Do, Manh Anh , Yeo, Kiat Seng , Lim, Wei Meng
คำค้น : DRNTU::Engineering::Electrical and electronic engineering.
หน่วยงาน : Nanyang Technological University, Singapore
ผู้ร่วมงาน : -
ปีพิมพ์ : 2551
อ้างอิง : Jiang, S., Do, M. A., Yeo, K. S., & Lim, W. M. (2008). An 8-bit 200-MSample/s Pipelined ADC With Mixed-Mode Front-End S/H Circuit. IEEE Transactions on Circuits and Systems—I. 55(6), 1430-1440. , 1549-8328 , http://hdl.handle.net/10220/6256 , http://dx.doi.org/10.1109/TCSI.2008.916613
ที่มา : -
ความเชี่ยวชาญ : -
ความสัมพันธ์ : IEEE transactions on circuits and systems—I
ขอบเขตของเนื้อหา : -
บทคัดย่อ/คำอธิบาย :

This paper describes an 8-bit pipelined analog-to-digital converter (ADC) using a mixed-mode sample-and-hold (S/H)circuit at the front-end. The mixed-mode sampling technique reduces signal swings in pipelined ADCs while maintaining the signal-to-noise ratio. The reduction of signal swings relaxes the operational amplifier (opamp) gain, slew rate, bandwidth, and capacitor-matching requirements in pipelined ADCs. Due to the mixed-mode S/H technique, the single-stage opamps and small capacitor sizes can be used in this pipelined ADC, leading to a high speed and low-power consumption. Fabricated in a 0.18-µm CMOS process, the 8-bit pipelined ADC consumes 22 mW with 1.8-V supply voltage. When sampling at 200 MSample/s, the prototype ADC achieves 54-dB spurious free dynamic range and 45-dB signal-to-noise and distortion ratio. The measured integral nonlinearity and differential nonlinearity are 0.34 LSB and 0.3 LSB, respectively.

บรรณานุกรม :
Jiang, Shan , Do, Manh Anh , Yeo, Kiat Seng , Lim, Wei Meng . (2551). An 8-bit 200-MSample/s pipelined ADC with mixed-mode front-end S/H circuit.
    กรุงเทพมหานคร : Nanyang Technological University, Singapore.
Jiang, Shan , Do, Manh Anh , Yeo, Kiat Seng , Lim, Wei Meng . 2551. "An 8-bit 200-MSample/s pipelined ADC with mixed-mode front-end S/H circuit".
    กรุงเทพมหานคร : Nanyang Technological University, Singapore.
Jiang, Shan , Do, Manh Anh , Yeo, Kiat Seng , Lim, Wei Meng . "An 8-bit 200-MSample/s pipelined ADC with mixed-mode front-end S/H circuit."
    กรุงเทพมหานคร : Nanyang Technological University, Singapore, 2551. Print.
Jiang, Shan , Do, Manh Anh , Yeo, Kiat Seng , Lim, Wei Meng . An 8-bit 200-MSample/s pipelined ADC with mixed-mode front-end S/H circuit. กรุงเทพมหานคร : Nanyang Technological University, Singapore; 2551.