ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

Analysis and design of power efficient class D amplifier output stages

หน่วยงาน Nanyang Technological University, Singapore

รายละเอียด

ชื่อเรื่อง : Analysis and design of power efficient class D amplifier output stages
นักวิจัย : Chang, Joseph Sylvester , Tan, Meng Tong , Cheng, Zhihong , Tong, Yit Chow
คำค้น : DRNTU::Engineering::Electrical and electronic engineering.
หน่วยงาน : Nanyang Technological University, Singapore
ผู้ร่วมงาน : -
ปีพิมพ์ : 2543
อ้างอิง : Chang, J. S., Tan, M. T., Cheng, Z., & Tong, Y. C. (2000). Analysis and design of power efficient class D amplifier output stages. IEEE Transactions on Circuits and System-I: Fundamental Theory and Applications, 47(6), 897-902. , 1057-7122 , http://hdl.handle.net/10220/4661 , http://dx.doi.org/10.1109/81.852942
ที่มา : -
ความเชี่ยวชาญ : -
ความสัมพันธ์ : IEEE transactions on circuits and system-I : fundamental theory and applications
ขอบเขตของเนื้อหา : -
บทคัดย่อ/คำอธิบาย :

A Class D amplifier comprises a pulse width modulator and an output stage. In this paper, we analyze the power dissipation mechanisms and derive the overall power efficiency of the output stage realized using the finger and waffle layouts.We compare the relative merits of these layouts. We propose two design methodologies to determine the aspect ratios of the transistors in the output stage for optimum power efficiency (optimum for a given fabrication process, supply voltage and load resistance): 1) optimization to a single modulation index point and 2) optimization to a range of modulation indexes. For the design of an output stage with optimum power efficiency (and small IC area), we recommend optimization to a range of modulation indexes and a layout realized by the waffle structure. The theoretical analysis and derivations are verified on the basis of computer simulations and measurements on fabricated prototype IC’s.

บรรณานุกรม :
Chang, Joseph Sylvester , Tan, Meng Tong , Cheng, Zhihong , Tong, Yit Chow . (2543). Analysis and design of power efficient class D amplifier output stages.
    กรุงเทพมหานคร : Nanyang Technological University, Singapore.
Chang, Joseph Sylvester , Tan, Meng Tong , Cheng, Zhihong , Tong, Yit Chow . 2543. "Analysis and design of power efficient class D amplifier output stages".
    กรุงเทพมหานคร : Nanyang Technological University, Singapore.
Chang, Joseph Sylvester , Tan, Meng Tong , Cheng, Zhihong , Tong, Yit Chow . "Analysis and design of power efficient class D amplifier output stages."
    กรุงเทพมหานคร : Nanyang Technological University, Singapore, 2543. Print.
Chang, Joseph Sylvester , Tan, Meng Tong , Cheng, Zhihong , Tong, Yit Chow . Analysis and design of power efficient class D amplifier output stages. กรุงเทพมหานคร : Nanyang Technological University, Singapore; 2543.