ridm@nrct.go.th   ระบบคลังข้อมูลงานวิจัยไทย   รายการโปรดที่คุณเลือกไว้

Siek, Liter
หน่วยงาน Nanyang Technological University, Singapore
- Lederer S.
- ลัดดา ชูแข
# พ.ศ. จำนวน
1 2558 1
2 2557 1
3 2556 2
4 2555 10
5 2552 4
6 2549 1
7 2543 1
# หัวเรื่อง
ปี พ.ศ. 2558
1 Source follower-based high-speed switched capacitor amplifier for pipelined ADCs
ปี พ.ศ. 2557
2 A 180 nm technology new 2.5 Gbps burst-mode optical receiver design with automatic gain control and feed-forward created reset
ปี พ.ศ. 2556
3 A 400nW single-inductor dual-input-tri-output DC-DC buck-boost converter with maximum power point tracking for indoor photovoltaic energy harvesting
4 Adaptive gate switching control for discontinuous conduction mode DC–DC converter
ปี พ.ศ. 2555
5 Low power integrated circuit design with stacking technique
6 An ultra-compact green bio-regulator dedicated for brain cortical implant using a dynamic PSR enhancement technique
7 Review on VCO based ADC in modern deep submicron CMOS technology
8 An ultra-fast 65nm capacitorless LDO regulator dedicated for sensory detection using a direct feedback dual self-reacting loop technique
9 A novel analog-to-residue converter for biomedical DSP application
10 A compact 16-bit dual-slope integrating circuit for direct analog-to-residue conversion
11 A fully digital green LDO regulator dedicated for biomedical implant using a power-aware binary switching technique
12 A novel analog-to-residue conversion scheme based on clock overlapping technique
13 A novel ultra-low power two-terminal zener voltage reference
14 Experimentally minimized beam emittance from an L-band photoinjector
ปี พ.ศ. 2552
15 A low-noise multi-GHz CMOS multiloop ring oscillator with coarse and fine frequency tuning
16 K-locked-loop and its application in time mode ADC
17 System-level design of a delta-sigma modulator target for next generation wireless application
18 A circuit based behavioral modeling of Continuous-Time Sigma Delta modulators
ปี พ.ศ. 2549
19 การปฏิบัติต่อผู้ต้องขังที่เป็นสมาชิกขององค์กรอาชญากรรม
ปี พ.ศ. 2543
20 Minimum input sensitivity of high-order multi-stage sigma–delta modulator with first-order front-end